CMOS flächeneffiziente approximative Arithmetikarchitekturen

Lieferzeit: Lieferbar innerhalb 14 Tagen

35,90 

ISBN: 6208300843
ISBN 13: 9786208300845
Autor: Krishnasamy Natarajan, Vijeyakumar/Sundaram, Kalaiselvi/Gurunathan, Hamsathvani
Verlag: Verlag Unser Wissen
Umfang: 56 S.
Erscheinungsdatum: 28.11.2024
Auflage: 1/2024
Format: 0.4 x 22 x 15
Gewicht: 102 g
Produktform: Kartoniert
Einband: Kartoniert
Artikelnummer: 5017578 Kategorie:

Beschreibung

Ungefähre Berechnungen bieten eine alternative Lösung zur Reduzierung des Energieverbrauchs von modernen DSP-Hochleistungsanwendungsgeräten. Herkömmliche Multiplikations- und Additionstechniken verbrauchen viel Energie. In diesem kurzen Entwurf werden ungefähre arithmetische Einheiten für die Signalverarbeitung untersucht. Zunächst wird ein ungefährer Addierer vorgeschlagen, indem die Logik der grundlegenden Volladdiererzelle geändert wird. Die vorgeschlagene Addiererzelle hat im Vergleich zu einem ähnlichen Ansatz aus jüngerer Zeit eine geringere Transistoranzahl. Als Nächstes wird ein Näherungsmultiplizierer mit geringem Fehler entworfen, der die Erkennung von Einsen und die Auswahl von n/2 Bits für eine n-Bit-Eingabe verwendet. Der vorgeschlagene n/2-Bit-Näherungsmultiplizierer weist im Vergleich zu einem ähnlichen Ansatz eine gute Leistung in Bezug auf Fehler und Leistung auf. Anschließend werden die Näherungseinheiten in einer Multiplizieren-Akkumulieren-Einheit (MAC) implementiert. Die vorgeschlagene ungefähre MAC-Einheit bietet eine erhebliche Verbesserung in Bezug auf Leistung, Fläche und Verzögerung bei nur geringer Verschlechterung der Genauigkeit. Schließlich wird die vorgeschlagene MAC-Einheit in einer Filteranwendung implementiert, um die Funktionalität zu überprüfen.

Herstellerkennzeichnung:


BoD - Books on Demand
In de Tarpen 42
22848 Norderstedt
DE

E-Mail: info@bod.de

Das könnte Ihnen auch gefallen …